mirror of
https://github.com/RPCS3/llvm.git
synced 2024-12-26 22:26:16 +00:00
6bcdb5b903
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@164674 91177308-0d34-0410-b5e6-96231b3b80d8
113 lines
2.0 KiB
LLVM
113 lines
2.0 KiB
LLVM
; RUN: llc < %s -march=x86 -mcpu=corei7 | FileCheck %s
|
|
; RUN: llc < %s -march=x86 -mcpu=core-avx2 | FileCheck %s --check-prefix=BMI2
|
|
|
|
define i32 @foo(i32 %x, i32 %y, i32 %z) nounwind readnone {
|
|
entry:
|
|
; CHECK: foo:
|
|
; CHECK: roll %cl
|
|
%0 = shl i32 %x, %z
|
|
%1 = sub i32 32, %z
|
|
%2 = lshr i32 %x, %1
|
|
%3 = or i32 %2, %0
|
|
ret i32 %3
|
|
}
|
|
|
|
define i32 @bar(i32 %x, i32 %y, i32 %z) nounwind readnone {
|
|
entry:
|
|
; CHECK: bar:
|
|
; CHECK: shldl %cl
|
|
%0 = shl i32 %y, %z
|
|
%1 = sub i32 32, %z
|
|
%2 = lshr i32 %x, %1
|
|
%3 = or i32 %2, %0
|
|
ret i32 %3
|
|
}
|
|
|
|
define i32 @un(i32 %x, i32 %y, i32 %z) nounwind readnone {
|
|
entry:
|
|
; CHECK: un:
|
|
; CHECK: rorl %cl
|
|
%0 = lshr i32 %x, %z
|
|
%1 = sub i32 32, %z
|
|
%2 = shl i32 %x, %1
|
|
%3 = or i32 %2, %0
|
|
ret i32 %3
|
|
}
|
|
|
|
define i32 @bu(i32 %x, i32 %y, i32 %z) nounwind readnone {
|
|
entry:
|
|
; CHECK: bu:
|
|
; CHECK: shrdl %cl
|
|
%0 = lshr i32 %y, %z
|
|
%1 = sub i32 32, %z
|
|
%2 = shl i32 %x, %1
|
|
%3 = or i32 %2, %0
|
|
ret i32 %3
|
|
}
|
|
|
|
define i32 @xfoo(i32 %x, i32 %y, i32 %z) nounwind readnone {
|
|
entry:
|
|
; CHECK: xfoo:
|
|
; CHECK: roll $7
|
|
; BMI2: xfoo:
|
|
; BMI2: rorxl $25
|
|
%0 = lshr i32 %x, 25
|
|
%1 = shl i32 %x, 7
|
|
%2 = or i32 %0, %1
|
|
ret i32 %2
|
|
}
|
|
|
|
define i32 @xfoop(i32* %p) nounwind readnone {
|
|
entry:
|
|
; BMI2: xfoop:
|
|
; BMI2: rorxl $25, ({{.+}}), %{{.+}}
|
|
%x = load i32* %p
|
|
%a = lshr i32 %x, 25
|
|
%b = shl i32 %x, 7
|
|
%c = or i32 %a, %b
|
|
ret i32 %c
|
|
}
|
|
|
|
define i32 @xbar(i32 %x, i32 %y, i32 %z) nounwind readnone {
|
|
entry:
|
|
; CHECK: xbar:
|
|
; CHECK: shldl $7
|
|
%0 = shl i32 %y, 7
|
|
%1 = lshr i32 %x, 25
|
|
%2 = or i32 %0, %1
|
|
ret i32 %2
|
|
}
|
|
|
|
define i32 @xun(i32 %x, i32 %y, i32 %z) nounwind readnone {
|
|
entry:
|
|
; CHECK: xun:
|
|
; CHECK: roll $25
|
|
; BMI2: xun:
|
|
; BMI2: rorxl $7
|
|
%0 = lshr i32 %x, 7
|
|
%1 = shl i32 %x, 25
|
|
%2 = or i32 %0, %1
|
|
ret i32 %2
|
|
}
|
|
|
|
define i32 @xunp(i32* %p) nounwind readnone {
|
|
entry:
|
|
; BMI2: xunp:
|
|
; BMI2: rorxl $7, ({{.+}}), %{{.+}}
|
|
%x = load i32* %p
|
|
%a = lshr i32 %x, 7
|
|
%b = shl i32 %x, 25
|
|
%c = or i32 %a, %b
|
|
ret i32 %c
|
|
}
|
|
|
|
define i32 @xbu(i32 %x, i32 %y, i32 %z) nounwind readnone {
|
|
entry:
|
|
; CHECK: xbu:
|
|
; CHECK: shldl
|
|
%0 = lshr i32 %y, 7
|
|
%1 = shl i32 %x, 25
|
|
%2 = or i32 %0, %1
|
|
ret i32 %2
|
|
}
|