mirror of
https://github.com/RPCSX/llvm.git
synced 2025-02-13 09:14:38 +00:00
fix a bug in my last checkin
git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@25965 91177308-0d34-0410-b5e6-96231b3b80d8
This commit is contained in:
parent
221fc3c6d6
commit
329a515fe7
@ -40,12 +40,12 @@ bool SparcV8InstrInfo::isMoveInstr(const MachineInstr &MI,
|
||||
DstReg = MI.getOperand(0).getReg();
|
||||
SrcReg = MI.getOperand(2).getReg();
|
||||
return true;
|
||||
} else if (MI.getOperand (2).getReg() == V8::G0) {
|
||||
} else if (MI.getOperand(2).getReg() == V8::G0) {
|
||||
DstReg = MI.getOperand(0).getReg();
|
||||
SrcReg = MI.getOperand(1).getReg();
|
||||
return true;
|
||||
}
|
||||
} else if (MI.getOpcode() == V8::ORri || MI.getOpcode() == V8::ADDri &&
|
||||
} else if ((MI.getOpcode() == V8::ORri || MI.getOpcode() == V8::ADDri) &&
|
||||
isZeroImm(MI.getOperand(2)) && MI.getOperand(1).isRegister()) {
|
||||
DstReg = MI.getOperand(0).getReg();
|
||||
SrcReg = MI.getOperand(1).getReg();
|
||||
|
@ -40,12 +40,12 @@ bool SparcV8InstrInfo::isMoveInstr(const MachineInstr &MI,
|
||||
DstReg = MI.getOperand(0).getReg();
|
||||
SrcReg = MI.getOperand(2).getReg();
|
||||
return true;
|
||||
} else if (MI.getOperand (2).getReg() == V8::G0) {
|
||||
} else if (MI.getOperand(2).getReg() == V8::G0) {
|
||||
DstReg = MI.getOperand(0).getReg();
|
||||
SrcReg = MI.getOperand(1).getReg();
|
||||
return true;
|
||||
}
|
||||
} else if (MI.getOpcode() == V8::ORri || MI.getOpcode() == V8::ADDri &&
|
||||
} else if ((MI.getOpcode() == V8::ORri || MI.getOpcode() == V8::ADDri) &&
|
||||
isZeroImm(MI.getOperand(2)) && MI.getOperand(1).isRegister()) {
|
||||
DstReg = MI.getOperand(0).getReg();
|
||||
SrcReg = MI.getOperand(1).getReg();
|
||||
|
Loading…
x
Reference in New Issue
Block a user