mirror of
https://github.com/RPCSX/llvm.git
synced 2025-02-03 19:15:30 +00:00
6f257342a1
When taking the remainder of a value divided by a constant, visitREM() attempts to convert the REM to a longer but faster sequence of instructions. This conversion calls combine() on a speculative DIV instruction. Commit rL250825 may cause this combine() to return a DIVREM, corrupting nearby nodes. Flow eventually hits unreachable(). This patch adds a test case and a check to prevent visitREM() from trying to convert the REM instruction in cases where a DIVREM is possible. See http://reviews.llvm.org/D14035 git-svn-id: https://llvm.org/svn/llvm-project/llvm/trunk@251373 91177308-0d34-0410-b5e6-96231b3b80d8
258 lines
4.4 KiB
LLVM
258 lines
4.4 KiB
LLVM
; RUN: llc < %s
|
|
|
|
define i8 @test_minsize_uu8(i8 %x) minsize optsize {
|
|
entry:
|
|
%0 = udiv i8 %x, 10
|
|
%1 = urem i8 %x, 10
|
|
%res = add i8 %0, %1
|
|
ret i8 %res
|
|
}
|
|
|
|
define i8 @test_minsize_ss8(i8 %x) minsize optsize {
|
|
entry:
|
|
%0 = sdiv i8 %x, 10
|
|
%1 = srem i8 %x, 10
|
|
%res = add i8 %0, %1
|
|
ret i8 %res
|
|
}
|
|
|
|
define i8 @test_minsize_us8(i8 %x) minsize optsize {
|
|
entry:
|
|
%0 = udiv i8 %x, 10
|
|
%1 = srem i8 %x, 10
|
|
%res = add i8 %0, %1
|
|
ret i8 %res
|
|
}
|
|
|
|
define i8 @test_minsize_su8(i8 %x) minsize optsize {
|
|
entry:
|
|
%0 = sdiv i8 %x, 10
|
|
%1 = urem i8 %x, 10
|
|
%res = add i8 %0, %1
|
|
ret i8 %res
|
|
}
|
|
|
|
define i16 @test_minsize_uu16(i16 %x) minsize optsize {
|
|
entry:
|
|
%0 = udiv i16 %x, 10
|
|
%1 = urem i16 %x, 10
|
|
%res = add i16 %0, %1
|
|
ret i16 %res
|
|
}
|
|
|
|
define i16 @test_minsize_ss16(i16 %x) minsize optsize {
|
|
entry:
|
|
%0 = sdiv i16 %x, 10
|
|
%1 = srem i16 %x, 10
|
|
%res = add i16 %0, %1
|
|
ret i16 %res
|
|
}
|
|
|
|
define i16 @test_minsize_us16(i16 %x) minsize optsize {
|
|
entry:
|
|
%0 = udiv i16 %x, 10
|
|
%1 = srem i16 %x, 10
|
|
%res = add i16 %0, %1
|
|
ret i16 %res
|
|
}
|
|
|
|
define i16 @test_minsize_su16(i16 %x) minsize optsize {
|
|
entry:
|
|
%0 = sdiv i16 %x, 10
|
|
%1 = urem i16 %x, 10
|
|
%res = add i16 %0, %1
|
|
ret i16 %res
|
|
}
|
|
|
|
define i32 @test_minsize_uu32(i32 %x) minsize optsize {
|
|
entry:
|
|
%0 = udiv i32 %x, 10
|
|
%1 = urem i32 %x, 10
|
|
%res = add i32 %0, %1
|
|
ret i32 %res
|
|
}
|
|
|
|
define i32 @test_minsize_ss32(i32 %x) minsize optsize {
|
|
entry:
|
|
%0 = sdiv i32 %x, 10
|
|
%1 = srem i32 %x, 10
|
|
%res = add i32 %0, %1
|
|
ret i32 %res
|
|
}
|
|
|
|
define i32 @test_minsize_us32(i32 %x) minsize optsize {
|
|
entry:
|
|
%0 = udiv i32 %x, 10
|
|
%1 = srem i32 %x, 10
|
|
%res = add i32 %0, %1
|
|
ret i32 %res
|
|
}
|
|
|
|
define i32 @test_minsize_su32(i32 %x) minsize optsize {
|
|
entry:
|
|
%0 = sdiv i32 %x, 10
|
|
%1 = urem i32 %x, 10
|
|
%res = add i32 %0, %1
|
|
ret i32 %res
|
|
}
|
|
|
|
define i64 @test_minsize_uu64(i64 %x) minsize optsize {
|
|
entry:
|
|
%0 = udiv i64 %x, 10
|
|
%1 = urem i64 %x, 10
|
|
%res = add i64 %0, %1
|
|
ret i64 %res
|
|
}
|
|
|
|
define i64 @test_minsize_ss64(i64 %x) minsize optsize {
|
|
entry:
|
|
%0 = sdiv i64 %x, 10
|
|
%1 = srem i64 %x, 10
|
|
%res = add i64 %0, %1
|
|
ret i64 %res
|
|
}
|
|
|
|
define i64 @test_minsize_us64(i64 %x) minsize optsize {
|
|
entry:
|
|
%0 = udiv i64 %x, 10
|
|
%1 = srem i64 %x, 10
|
|
%res = add i64 %0, %1
|
|
ret i64 %res
|
|
}
|
|
|
|
define i64 @test_minsize_su64(i64 %x) minsize optsize {
|
|
entry:
|
|
%0 = sdiv i64 %x, 10
|
|
%1 = urem i64 %x, 10
|
|
%res = add i64 %0, %1
|
|
ret i64 %res
|
|
}
|
|
|
|
define i8 @test_uu8(i8 %x) optsize {
|
|
entry:
|
|
%0 = udiv i8 %x, 10
|
|
%1 = urem i8 %x, 10
|
|
%res = add i8 %0, %1
|
|
ret i8 %res
|
|
}
|
|
|
|
define i8 @test_ss8(i8 %x) optsize {
|
|
entry:
|
|
%0 = sdiv i8 %x, 10
|
|
%1 = srem i8 %x, 10
|
|
%res = add i8 %0, %1
|
|
ret i8 %res
|
|
}
|
|
|
|
define i8 @test_us8(i8 %x) optsize {
|
|
entry:
|
|
%0 = udiv i8 %x, 10
|
|
%1 = srem i8 %x, 10
|
|
%res = add i8 %0, %1
|
|
ret i8 %res
|
|
}
|
|
|
|
define i8 @test_su8(i8 %x) optsize {
|
|
entry:
|
|
%0 = sdiv i8 %x, 10
|
|
%1 = urem i8 %x, 10
|
|
%res = add i8 %0, %1
|
|
ret i8 %res
|
|
}
|
|
|
|
define i16 @test_uu16(i16 %x) optsize {
|
|
entry:
|
|
%0 = udiv i16 %x, 10
|
|
%1 = urem i16 %x, 10
|
|
%res = add i16 %0, %1
|
|
ret i16 %res
|
|
}
|
|
|
|
define i16 @test_ss16(i16 %x) optsize {
|
|
entry:
|
|
%0 = sdiv i16 %x, 10
|
|
%1 = srem i16 %x, 10
|
|
%res = add i16 %0, %1
|
|
ret i16 %res
|
|
}
|
|
|
|
define i16 @test_us16(i16 %x) optsize {
|
|
entry:
|
|
%0 = udiv i16 %x, 10
|
|
%1 = srem i16 %x, 10
|
|
%res = add i16 %0, %1
|
|
ret i16 %res
|
|
}
|
|
|
|
define i16 @test_su16(i16 %x) optsize {
|
|
entry:
|
|
%0 = sdiv i16 %x, 10
|
|
%1 = urem i16 %x, 10
|
|
%res = add i16 %0, %1
|
|
ret i16 %res
|
|
}
|
|
|
|
define i32 @test_uu32(i32 %x) optsize {
|
|
entry:
|
|
%0 = udiv i32 %x, 10
|
|
%1 = urem i32 %x, 10
|
|
%res = add i32 %0, %1
|
|
ret i32 %res
|
|
}
|
|
|
|
define i32 @test_ss32(i32 %x) optsize {
|
|
entry:
|
|
%0 = sdiv i32 %x, 10
|
|
%1 = srem i32 %x, 10
|
|
%res = add i32 %0, %1
|
|
ret i32 %res
|
|
}
|
|
|
|
define i32 @test_us32(i32 %x) optsize {
|
|
entry:
|
|
%0 = udiv i32 %x, 10
|
|
%1 = srem i32 %x, 10
|
|
%res = add i32 %0, %1
|
|
ret i32 %res
|
|
}
|
|
|
|
define i32 @test_su32(i32 %x) optsize {
|
|
entry:
|
|
%0 = sdiv i32 %x, 10
|
|
%1 = urem i32 %x, 10
|
|
%res = add i32 %0, %1
|
|
ret i32 %res
|
|
}
|
|
|
|
define i64 @test_uu64(i64 %x) optsize {
|
|
entry:
|
|
%0 = udiv i64 %x, 10
|
|
%1 = urem i64 %x, 10
|
|
%res = add i64 %0, %1
|
|
ret i64 %res
|
|
}
|
|
|
|
define i64 @test_ss64(i64 %x) optsize {
|
|
entry:
|
|
%0 = sdiv i64 %x, 10
|
|
%1 = srem i64 %x, 10
|
|
%res = add i64 %0, %1
|
|
ret i64 %res
|
|
}
|
|
|
|
define i64 @test_us64(i64 %x) optsize {
|
|
entry:
|
|
%0 = udiv i64 %x, 10
|
|
%1 = srem i64 %x, 10
|
|
%res = add i64 %0, %1
|
|
ret i64 %res
|
|
}
|
|
|
|
define i64 @test_su64(i64 %x) optsize {
|
|
entry:
|
|
%0 = sdiv i64 %x, 10
|
|
%1 = urem i64 %x, 10
|
|
%res = add i64 %0, %1
|
|
ret i64 %res
|
|
}
|