mirror of
https://github.com/RPCS3/llvm-mirror.git
synced 2024-12-28 14:36:34 +00:00
e7eb74ef39
Generate code for the Blackfin family of DSPs from Analog Devices: http://www.analog.com/en/embedded-processing-dsp/blackfin/processors/index.html We aim to be compatible with the exsisting GNU toolchain found at: http://blackfin.uclinux.org/gf/project/toolchain The back-end is experimental. llvm-svn: 77897
52 lines
879 B
LLVM
52 lines
879 B
LLVM
; RUN: llvm-as < %s | llc -march=bfin > %t
|
|
|
|
define i1 @add(i1 %A, i1 %B) {
|
|
%R = add i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|
|
|
|
define i1 @sub(i1 %A, i1 %B) {
|
|
%R = sub i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|
|
|
|
define i1 @mul(i1 %A, i1 %B) {
|
|
%R = mul i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|
|
|
|
define i1 @sdiv(i1 %A, i1 %B) {
|
|
%R = sdiv i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|
|
|
|
define i1 @udiv(i1 %A, i1 %B) {
|
|
%R = udiv i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|
|
|
|
define i1 @srem(i1 %A, i1 %B) {
|
|
%R = srem i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|
|
|
|
define i1 @urem(i1 %A, i1 %B) {
|
|
%R = urem i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|
|
|
|
define i1 @and(i1 %A, i1 %B) {
|
|
%R = and i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|
|
|
|
define i1 @or(i1 %A, i1 %B) {
|
|
%R = or i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|
|
|
|
define i1 @xor(i1 %A, i1 %B) {
|
|
%R = xor i1 %A, %B ; <i1> [#uses=1]
|
|
ret i1 %R
|
|
}
|